verilog
麻省理工的科学家们使用一种简单的计算机编程语言,成功 “黑进”了活体细胞中,并对细胞的功能做出了轻微的修改。有了这样的基础,任何人都能轻松地为活体细胞写入新的功能,从农业到医药,都有它的用武之地。 人们可以用计算机程序设计出人造DNA,并将其嵌入大肠埃希氏菌中
工作地点北京市昌平区未来科技城北区国家电网办公区(北京市/昌平区) 联系人:王宇超 ( 联系我时,请说是在云华电力人才网上看到的 ) 1.根据实际项目需求,独立完成DSP、FPGA软件的编写和调试,实现相关功能; 2.负责编写控制系统设计、测试方案; 3.负责软件代码的编写、维护和升级; 1.专业要求:电力电子、电气工程、自动化类等相关专业; 2.学历要求:本科及以上学历; 3.经验要求:从事过实际电力电子装置、继电保护装置研发工作; 1)熟悉DSP、FPGA等数字电路芯片的原理,熟练掌握C语言编程,了解Verilog、VHDL硬件描述语言; 2)熟悉嵌入式系统软件开发,精通TI的C2000及C6000系列DSP的应用。
Verilator 不会简单地将 Verilog HDL 转换为 C++ 或 SystemC。Verilator 不仅可以翻译,还可以将代码编译为速度更快的优化与可选的线程分区模型,同时这些模型封装在 C++/SystemC/Python 模块中。经过编译的 Verilog 模型,即使在单线程上执行的速度也比独立 SystemC 快 10 倍以上,并且在单线程上的执行速度比诸如 Icarus Verilog 之类的解释 Verilog 模拟器快 100 倍
深圳大普微电子科技有限公司入选深圳海外高层次人才”孔雀团队”,公司由IEEE院士、国际存储专家领衔,核心成员来自Qualcomm、Marvell、中科院等国内外知名企业和研究机构。当前大数据应用呈现指数型爆发增长,对信息存储需求和数据安全提出空前挑战,现有数据存储技术远不能满足需求。我公司拥有多项国际领先技术,旨在打造最先进的数据存储处理器芯片,引领数据存储产业化的新发展
1.根据产品spec,定义和设计模块结构并编写design spec; 2.使用Verilog编写逻辑模块的RTL级代码; 1.有扎实的数字专业知识,熟悉集成电路设计流程、方法和工具; 2.精通Verilog/VHDL,TCL,PERL等语言,能够根据spec编写代码,仿真验证; 3.熟悉主流EDA软件,完成仿真,综合,时序分析及形式验证; 4.能熟练使用FPGA开发工具,有FPGA的调试经验; 5.具有较强的学习能力、独立工作能力、良好的沟通能力和团队协作精神; 6.电子工程、计算机或微电子等相关专业,统招全日制硕士,3年以上工作经验.
1、根据任务需求完成总体方案、器件选型、原理图设计,配合软件底层工程师进行验证测试、样机调试等工作; 2、负责完成产品的原理图设计,电路仿真,器件选型与设计,定制器件设计等,协调PCB制版及单板试制加工; 3、负责编写研发过程的各种文档和标准化资料。 具备如下4项能力以上: 1、电子、通信、自动化、电气工程、机械电子、光电等相关专业硕士及以上学历; 2、熟悉模拟电路、数字电路、通信原理、信号处理等理论知识,具有高速数据采集、高精度数据采集电路设计经验; 3、能够独立开发设计硬件系统,熟悉常用的模拟电路、数模转换和各类接口电路设计,熟知硬件产品开发流程,具有嵌入式系统软硬件联合设计经验; 4、熟悉Protel、Altium Designer、PADS或Cadence进行原理图和PCB设计; 5、熟悉常用测试工具,能够针对定制器件进行参数计算,具有器件失效分析能力; 6.?精通Verilog、VHDL、C/C++等一种或多种编程语言,熟练Vivado、ISE、Quartus等一种或多种电路后端工具; 7、有丰富的信号完整性、EMC知识和多层高速PCB板设计经验者优先; 8、熟悉嵌入式系统中的电源系统及各种接口电路设计; 11、熟悉放大器、ADC、DAC等电路工作原理,熟悉模数混合电子产品的开发调试,具有微弱信号调理、采样、放大和量化的预处理方法等相关电路设计经验者优先; 12、熟悉小型直流电机、步进电机选型方法,熟悉小型伺服控制电路设计方法; 1、能够跨团队、跨部门沟通合作解决产品相关问题; 2、在各类电子竞赛中获得过奖项优先; 3、有浓厚技术兴趣,学习能力强,热衷新技术,敢于挑战困难,喜欢动手实践; 4、有团队协作精神,善于沟通,乐于合作,善于总结分享,敢于承担责任。
1.负责RISC-V处理器微架构的模块设计和代码编写; 2.负责模块级的功能验证和性能分析; 3.协助验证工程师进行系统级仿真验证、覆盖率分析、FPGA验证、芯片调试; 1.计算机科学与技术等相关专业硕士及以上学历; 2.有以下至少一项经验:计算机体系结构知识、CPU微架构知识、CPU性能模拟器、Cache Coherence,Power Management,Security等领域知识; 3.熟悉Chisel/Verilog等硬件设计语言; 4.有工业界高性能CPU处理器研发经验者优先; 5.优秀的学习能力,善于沟通合作,工作认真负责并肯钻研。
Verilog硬件描述语言(HDL: Hardware Description Language)的设计理念在FPGA数位电路设计、超大型积体电路设计(VLSI)、及系统芯片(SOC)设计上均扮演着非常重要的角色,是软硬件工程师在职场上必备的工具。 本课程的特色在于由浅而深、循序渐近的探讨Verilog HDL的设计理念,并搭配精彩而简易的设计范例,实际的在FPGA硬件板上彻底的实习数位电路设计。 本课程的最大目标是使学习者能够快速的入门、快速的活用、具体的学习到Verilog HDL的设计技巧及经验,以便增强在职场上的竞争力
1、产品和项目的需求分析、逻辑开发、系统联调等工作; 2、组织、指导项目组逻辑人员开发; 3、编写产品开发或项目研制过程各阶段的技术文档; 4、负责无线通信的基带RTL实现; 5、负责FPGA上算法的实现和验证; 6、负责FPGA板卡的调试和测试。 1、本科及以上学历,计算机、通信、电子等相关专业; 2、熟悉信号处理等物理层算法; 3、熟练使用VHDL/Verilog语言及相关工具; 5、掌握常见IP原理和使用方法,如PCIE、MIG、GTX; 6、具备系统级问题分析、定位能力; 7、具备较强的组织和全局思考能力; 8、拥有军工项目管理经验; 9、思维逻辑性强,具有优秀的沟通协调能力和总结分析能力。 或者将简历发送到邮箱ligang@tasson.cn
1.负责RISC-V处理器微架构的模块设计和代码编写; 2.负责模块级的功能验证和性能分析; 3.协助验证工程师进行系统级仿真验证、覆盖率分析、FPGA验证、芯片调试; 1.计算机科学与技术等相关专业硕士及以上学历; 2.有以下至少一项经验:计算机体系结构知识、CPU微架构知识、CPU性能模拟器、Cache Coherence,Power Management,Security等领域知识; 3.熟悉Chisel/Verilog等硬件设计语言; 4.有工业界高性能CPU处理器研发经验者优先; 5.优秀的学习能力,善于沟通合作,工作认真负责并肯钻研。