在影像解码阶段,去方块滤波器(deblocking filter)需要相当大的运算量,若是完全以软件计算,将会占用大量的系统带宽,因此,设计一个硬件架构成为目前很重要的一个问题。本论文中,我们提出一个低内存空间且低成本之有效的去方块滤波器架构以减低去方块滤波器运算时间,同时降低系统总线的使用。相较于先前所提出的硬件架构,我们提出借由双埠静态随机存取内存(dual-port SRAM)及两个埠的静态随机存取内存(two-port SRAM)架构,使用新的资料读取方式来储存资料,如此可省下转置内存的使用,使硬件面积较小;同时配合平行处理单元,来加速处理速度的提升。